NOM: Khebufi Prénom: Samy

Année 2013/2014



A remplir obligatoirement par l'enseignant responsable du contrôle Date: 06 novembre 2013 Contrôle de : Architecture des systèmes à microprocesseur Durée: 2 heures Professeur responsable: N.ABOUCHI Documents : □ autorisés non autorisés Si oui : type(s) de documents autorisés : Calculatrices alphanumériques : | autorisées ☑ non autorisées M OUI REPONDRE SUR LE SUJET : NON

LES TELEPHONES PORTABLES ET AUTRES APPAREILS DE STOCKAGE DE DONNEES NUMERIQUES NE SONT PAS AUTORISES

## A l'attention des élèves : rappels importants sur la discipline des examens

La présence à tous les examens est strictement obligatoire ; tout élève présent à une épreuve doit rendre une copie, même blanche, portant son nom, son prénom et la nature de l'épreuve.

Toute absence non justifiée est sanctionnée par un zéro.

Toute fraude ou tentative de fraude avérée est sanctionnée par un zéro à l'épreuve et portée à la connaissance de la direction des études qui pourra réunir le Conseil de Discipline. Les sanctions prises peuvent aller jusqu'à l'exclusion définitive du (des) élève(s) mis en cause.

Toute suspicion sur la régularité et le caractère équitable d'une épreuve est signalée à la direction des études qui pourra décider l'annulation de l'épreuve; tous les élèves concernés par l'épreuve sont alors convoqués à une épreuve de remplacement à une date fixée par le responsable d'année.

### Partie 1 : Généralités sur les microprocesseurs (5 pts)



# Une seule réponse possible par question

#### Question 1 (½ pt): types d'architectures:

- Les architectures de type Von Neumann ont des espaces mémoire code et données séparés.
- Les architectures de type Von Neumann disposent d'un même espace mémoire pour le code et les données. X
- Les architectures de type Harvard disposent d'un seul registre d'adresses pour le code et pour les données.

0, 5

- Les architectures de type Harvard disposent d'un même espace mémoire pour le code et les données.
- Les architectures de type Harvard disposent uniquement d'un registre d'adresses pour le code.

### Question 2 (½ pt) : parmi les éléments suivants, lequel est fondamental pour le microprocesseur :

- L'Unité Arithmétique et Logique
- la mémoire cache
- Le décodeur d'adresses
- Les bus d'entrées sorties
- La mémoire RAM interne

| Quest         | tion 3 (½ pt) : parmi les bus suivants, lequel est indispensable pour le microprocesseur :                                                                         |
|---------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|               | Le bus de code                                                                                                                                                     |
| M             | Le bus d'adresses                                                                                                                                                  |
|               | Le bus d'entrées sorties                                                                                                                                           |
|               | Le bus parallèle                                                                                                                                                   |
|               | Le bus série                                                                                                                                                       |
| Quart         | ion 4 (½ pt) : la capacité d'adressage d'un microprocesseur correspond :                                                                                           |
| <u>Vitesi</u> | Au nombre de bits de données que peut lire le microprocesseur                                                                                                      |
| <b>S</b>      | Au nombre d'adresses différentes que peut me le microprocesseur                                                                                                    |
|               | Au nombre de bits d'adresses que peut lire le microprocesseur                                                                                                      |
|               | Au nombre de périphériques que peut gérer le microprocesseur                                                                                                       |
|               | Au nombre de registre interne du microprocesseur                                                                                                                   |
| 0 1           |                                                                                                                                                                    |
|               | ion 5 (½ pt) : le registre accumulateur :                                                                                                                          |
| ×             | Sert à mémoriser un des deux opérandes d'une opération arithmétique ou logique Sert à mémoriser les situations de conflits dans l'UAL (débordement, retenue, etc.) |
|               | Sert à fournir l'adresse de la prochaine instruction à exécuter                                                                                                    |
|               | Sert à mémoriser la valeur du pointeur de code dans le cas d'un appel à un sous programme                                                                          |
|               | Sert à gérer la pile (suite aux instructions PUSH et POP)                                                                                                          |
|               |                                                                                                                                                                    |
| Quest         | ion 6 (½ pt): Dans un microprocesseur, la pile est:                                                                                                                |
|               | Une mémoire non volatile à accès de type « premier entré, premier sorti »                                                                                          |
|               | Une mémoire non volatile à accès de type « dernier entré, premier sorti »                                                                                          |
|               | Une mémoire volatile à accès aléatoire                                                                                                                             |
|               | Une mémoire volatile à accès de type « premier entré, premier sorti »                                                                                              |
| 攻             | Une mémoire volatile à accès de type « dernier entré, premier sorti »                                                                                              |
| Quest         | ion 7 (½ pt) : parmi les modes d'adressages mémoire utilisées par le microprocesseur on trouve :                                                                   |
|               | L'adressage impératif                                                                                                                                              |
| Ø             | L'adressage direct                                                                                                                                                 |
|               | L'adressage par la pile                                                                                                                                            |
|               | L'adressage par accumulateur                                                                                                                                       |
|               | L'adressage par le pointeur de code                                                                                                                                |
| Quasti        | ion 8 (½ pt) : gestion de la pile                                                                                                                                  |
|               | Les instruction CALL et JMP sont équivalentes                                                                                                                      |
|               | l'instruction PUSH place un octet dans la pile et modifie le pointeur PC (Program Counter)                                                                         |
| <b>X</b>      | L'instruction POP retire un octet de la pile et modifie le pointeur SP (Stack Pointer)                                                                             |
|               | L'instruction JMP provoque la mémorisation automatique du registre PC dans la pile                                                                                 |
|               | Le registre SP est automatiquement incrémenté suite à l'instruction JMP                                                                                            |
| 0 4           |                                                                                                                                                                    |
|               | ion 9 (½ pt): les échanges entre le système à microprocesseur et les périphériques peuvent se faire :                                                              |
| ø             | Par interruption                                                                                                                                                   |
|               | Par liaison série                                                                                                                                                  |
|               | Par liaison parallèle                                                                                                                                              |
|               | Par port USB                                                                                                                                                       |
|               | Par mémoire superposée                                                                                                                                             |
|               | 10 (1/ 1)                                                                                                                                                          |
|               | on 10 (½ pt): sur un microprocesseur 8 bits de type 8080, le chargement de l'instruction « CAL)                                                                    |
|               | (appel du sous programme logé à l'adresse 1234), nécessite :                                                                                                       |
|               | Un accès mémoire                                                                                                                                                   |
|               | Deux accès mémoire Trois accès mémoire                                                                                                                             |
| <b>X</b>      | Quatre accès mémoire                                                                                                                                               |
| П             | Cing accès mémoire                                                                                                                                                 |

## Partie 2: Mise en œuvre et décodage mémoire du 8051 (6 pts)

On souhaite développer un système de calcul à base d'un microprocesseur 8 bits. Dans la mémoire du système se trouve une mémoire RAM, une mémoire EPROM qui contient le programme de démarrage, un contrôleur de liaison USB et un contrôleur d'accès au réseau. Les modèles simplifiés du microprocesseur, des mémoires et des contrôleurs de périphériques utilisés sont représentés sur le schéma suivant.



#### Donner:

- o La capacité d'adressage mémoire du microprocesseur utilisé : 2 x D = 2 tb x 8 = 64 kio
- o La capacité mémoire de la RAM : 2 15 x 8 = 32 ko
- o La capacité mémoire de l'EPROM : 2 4 x 3 = 16 ko
- L'espace mémoire occupé par le contrôleur de la liaison USB : 2 x 8 = 4 octets
   L'espace mémoire occupé par le contrôleur d'accès au réseau : 2 x 8 = 8 octets



O Proposer, en cherchant <u>le décodage le plus simple possible</u> pour la mémoire et pour les contrôleurs de périphériques, une cartographie (plan mémoire) mémoire pour le système.



- o Compléter le schéma électrique du système (penser à ajouter les éléments manquants).
- o Donner les équations de décodage (CS) des mémoires :

• CS EPROM = 
$$\overline{A15}$$
 . A14



o Donner les équations de décodage (CS) des contrôleurs de périphériques.

CS USB = 
$$\overline{A_{15}}$$
.  $\overline{A_{14}}$ .  $\overline{A_{13}}$ .  $\overline{A_{12}}$ .  $\overline{A_{10}}$ .  $\overline{A_{2}}$ .  $\overline{A_{3}}$ .  $\overline{A_{3}}$ .  $\overline{A_{4}}$ .  $\overline{A_{5}}$ .  $\overline{$ 

## Partie 3 : gestion de la mémoire

## Exercice 1 : algorithme de remplacement dans une mémoire (2 pts)

Deux algorithmes A1 et A2 sont utilisés pour implémenter un mécanisme de pagination sur une machine. Au cours de son exécution, un programme accède successivement aux pages suivantes : 1, 5, 2, 4, 1, 4, 5, 5, 3, 1. Le système d'exploitation alloue à ce programme un espace de trois pages.

Compléter le remplissage des pages avec un algorithme FIFO :

Compléter le remplissage des pages avec un algorithme LRU:

- indiquer les références mémoires qui provoqueront des défauts de page dans chacun des deux algorithmes.

## Exercice 2 : pagination de la mémoire (5 pts)



Pour la mémoire paginée suivante, chaque adresse virtuelle comporte un numéro de page (3bits) et un déplacement dans la page sur (12 bits). La mémoire principale contient 65536 mots et on dispose de la table des pages suivante :



- Quelle est la taille des pages ? 212 = 4096 mot
- Quelle est le nombre de pages virtuelles? 23 = 8 pages virtuelle
- Quelle est le nombre de pages physiques?  $\frac{65536}{4056} = \frac{2^{16}}{2^{12}} = 2^{16} = \frac{2^{16}}{2^{12}} = \frac{2^{16}}{2^{12}} = \frac{2^{16}}{2^{16}} = \frac{2^{16}}{2^{16$
- Quelles sont les limites d'adresses des pages virtuelles 3, 5 et 7 ?

PV3: de 12288 à 16383

PV5 : de 20 480 à 24 575

PV7: de 28 672 à 32 767

les adresses sont obninés en décimal

- Quelles sont les limites d'adresses des pages physiques 0, 13 et 15 ?

PPO: de 0 à 4095 PP13: de 53 248 à 57 343

odresses en décimal Donner la liste des adresses qui provoqueront un défaut de page ?

4096 à 8191 Do

De

28 672 2 32 767

Donner les adresses physiques correspondantes aux adresses virtuelles suivantes (les adresses sont donnés sous forme de numéro de page virtuelle : déplacement dans la page) :

(6:40)

(3:356)

(2:1234)

(0:4095)

## Partie 5: liaison série (2 pts)

Quel est le débit en caractères (7 bits de données + le bit de parité) d'une ligne de 9600 bits/seconde dans les modes de transmission synchrone et asynchrone avec un bit de START et un bit de STOP ?

$$\frac{9600}{8} = 1200$$
 carac/s

Asynchrone:

Quelle est l'allure du signal émit dans le cas de la transmission du caractère « C » (code ascii 43) en mode asynchrone caractères (8 bits de données + le bit de parité) avec un contrôle de parité paire ?

= (0100 0011)6 = 100 0011



NOM: Boulary Prénom: Baptiste

Année 2013/2014



| A remplir obligatoirement par l'enseignant responsable du contrôle  |  |  |  |
|---------------------------------------------------------------------|--|--|--|
| Date : 06 novembre 2013                                             |  |  |  |
| Contrôle de : Architecture des systèmes à microprocesseur           |  |  |  |
| Durée : 2 heures                                                    |  |  |  |
| Professeur responsable : N.ABOUCHI                                  |  |  |  |
| Documents : □ autorisés ☑ non autorisés                             |  |  |  |
| Si oui : type(s) de documents autorisés :                           |  |  |  |
| Calculatrices alphanumériques : autorisées                          |  |  |  |
| REPONDRE SUR LE SUJET : Ø OUI NON                                   |  |  |  |
| LES TELEPHONES PORTABLES ET AUTRES APPAREILS DE STOCKAGE DE DONNEES |  |  |  |

## A l'attention des élèves : rappels importants sur la discipline des examens

La présence à tous les examens est strictement obligatoire ; tout élève présent à une épreuve doit rendre une copie, même blanche, portant son nom, son prénom et la nature de l'épreuve.

NUMERIQUES NE SONT PAS AUTORISES

Toute absence non justifiée est sanctionnée par un zéro.

Toute fraude ou tentative de fraude avérée est sanctionnée par un zéro à l'épreuve et portée à la connaissance de la direction des études qui pourra réunir le Conseil de Discipline. Les sanctions prises peuvent aller jusqu'à l'exclusion définitive du (des) élève(s) mis en cause.

Toute suspicion sur la régularité et le caractère équitable d'une épreuve est signalée à la direction des études qui pourra décider l'annulation de l'épreuve; tous les élèves concernés par l'épreuve sont alors convoqués à une épreuve de remplacement à une date fixée par le responsable d'année.

Partie 1 : Généralités sur les microprocesseurs (5 pts)

415

# Une seule réponse possible par question

#### Question 1 (½ pt): types d'architectures:

- ☐ Les architectures de type Von Neumann ont des espaces mémoire code et données séparés.
- Les architectures de type Von Neumann disposent d'un même espace mémoire pour le code et les données.
- Les architectures de type Harvard disposent d'un seul registre d'adresses pour le code et pour les données.
- □ Les architectures de type Harvard disposent d'un même espace mémoire pour le code et les données.
- Les architectures de type Harvard disposent uniquement d'un registre d'adresses pour le code.

### Question 2 (½ pt) : parmi les éléments suivants, lequel est fondamental pour le microprocesseur :

- L'Unité Arithmétique et Logique
- □ la mémoire cache
- □ Le décodeur d'adresses
- □ Les bus d'entrées sorties
- □ La mémoire RAM interne



| Question 3 (½ pt): parmi les bus suivants, lequel est indispensable pour le microprocesseur :         |                                                                                                       |  |
|-------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------|--|
| Questi                                                                                                | Le bus de code                                                                                        |  |
| 10                                                                                                    | Le bus d'adresses                                                                                     |  |
| _                                                                                                     | Le bus d'entrées sorties                                                                              |  |
|                                                                                                       | Le bus parallèle                                                                                      |  |
|                                                                                                       | Le bus série                                                                                          |  |
| Question 4 (½ pt): la capacité d'adressage d'un microprocesseur correspond :                          |                                                                                                       |  |
|                                                                                                       | Au nombre de bits de données que peut lire le microprocesseur                                         |  |
| 100                                                                                                   | Au nombre d'adresses différentes que peut gérer le microprocesseur                                    |  |
|                                                                                                       | Au nombre de bits d'adresses que peut lire le microprocesseur                                         |  |
|                                                                                                       | Au nombre de périphériques que peut gérer le microprocesseur                                          |  |
|                                                                                                       | Au nombre de registre interne du microprocesseur                                                      |  |
| Question 5 (½ pt) : le registre accumulateur :                                                        |                                                                                                       |  |
| 42                                                                                                    | Sert à mémoriser un des deux opérandes d'une opération arithmétique ou logique                        |  |
|                                                                                                       | Sert à mémoriser les situations de conflits dans l'UAL (débordement, retenue, etc.)                   |  |
|                                                                                                       | Sert à fournir l'adresse de la prochaine instruction à exécuter                                       |  |
|                                                                                                       | Sert à mémoriser la valeur du pointeur de code dans le cas d'un appel à un sous programme             |  |
|                                                                                                       | Sert à gérer la pile (suite aux instructions PUSH et POP)                                             |  |
| Question 6 (½ pt): Dans un microprocesseur, la pile est:                                              |                                                                                                       |  |
|                                                                                                       | Une mémoire non volatile à accès de type « premier entré, premier sorti »                             |  |
|                                                                                                       | Une mémoire non volatile à accès de type « dernier entré, premier sorti »                             |  |
|                                                                                                       | Une mémoire volatile à accès aléatoire                                                                |  |
|                                                                                                       | Une mémoire volatile à accès de type « premier entré, premier sorti »                                 |  |
| E .                                                                                                   | Une mémoire volatile à accès de type « dernier entré, premier sorti »                                 |  |
| Question 7 (½ pt) : parmi les modes d'adressages mémoire utilisées par le microprocesseur on trouve : |                                                                                                       |  |
|                                                                                                       | L'adressage impératif                                                                                 |  |
|                                                                                                       | L'adressage direct                                                                                    |  |
|                                                                                                       | L'adressage par la pile                                                                               |  |
|                                                                                                       | L'adressage par accumulateur L'adressage par le pointeur de code                                      |  |
|                                                                                                       | L'adressage par le pointeur de code                                                                   |  |
| Questio                                                                                               | on 8 (½ pt) : gestion de la pile                                                                      |  |
|                                                                                                       | Les instruction CALL et JMP sont équivalentes                                                         |  |
|                                                                                                       | l'instruction PUSH place un octet dans la pile et modifie le pointeur PC (Program Counter)            |  |
| 310                                                                                                   | L'instruction POP retire un octet de la pile et modifie le pointeur SP (Stack Pointer)                |  |
|                                                                                                       | L'instruction JMP provoque la mémorisation automatique du registre PC dans la pile                    |  |
|                                                                                                       | Le registre SP est automatiquement incrémenté suite à l'instruction JMP                               |  |
| Questio                                                                                               | on 9 (½ pt) : les échanges entre le système à microprocesseur et les périphériques peuvent se faire : |  |
| ec                                                                                                    | Par interruption .                                                                                    |  |
|                                                                                                       | Par liaison série                                                                                     |  |
|                                                                                                       | Par liaison parallèle                                                                                 |  |
|                                                                                                       | Par port USB                                                                                          |  |
|                                                                                                       | Par mémoire superposée                                                                                |  |
|                                                                                                       |                                                                                                       |  |
| Question 10 (½ pt): sur un microprocesseur 8 bits de type 8080, le chargement de l'instruction « CALL |                                                                                                       |  |
|                                                                                                       | (appel du sous programme logé à l'adresse 1234), nécessite :                                          |  |
|                                                                                                       | Un accès mémoire                                                                                      |  |
| -                                                                                                     | Deux accès mémoire Trois accès mémoire                                                                |  |
|                                                                                                       | Quatre accès mémoire                                                                                  |  |
|                                                                                                       | Cinq accès mémoire                                                                                    |  |
|                                                                                                       | 7                                                                                                     |  |

## Partie 2 : Mise en œuvre et décodage mémoire du 8051 (6 pts)



On souhaite développer un système de calcul à base d'un microprocesseur 8 bits. Dans la mémoire du système se trouve une mémoire RAM, une mémoire EPROM qui contient le programme de démarrage, un contrôleur de liaison USB et un contrôleur d'accès au réseau. Les modèles simplifiés du microprocesseur, des mémoires et des contrôleurs de périphériques utilisés sont représentés sur le schéma suivant.



## Donner:

- o La capacité d'adressage mémoire du microprocesseur utilisé : 2 \*\* x8 = 64 Ko
- o La capacité mémoire de la RAM : 2 × 8 = 32 Ko
- o La capacité mémoire de l'EPROM : 2 \*\* × 8 = 16 % ()
- o L'espace mémoire occupé par le contrôleur de la liaison USB : 22x8= 4 octobre
- o L'espace mémoire occupé par le contrôleur d'accès au réseau : 23 x 8 = 8 oches

O Proposer, en cherchant <u>le décodage le plus simple possible</u> pour la mémoire et pour les contrôleurs de périphériques, une cartographie (plan mémoire) mémoire pour le système.



- o Compléter le schéma électrique du système (penser à ajouter les éléments manquants).
- o Donner les équations de décodage (CS) des mémoires :

$$\blacksquare$$
 CS RAM =  $A_{AS}$ 



o Donner les équations de décodage (CS) des contrôleurs de périphériques.

Partie 3 : gestion de la mémoire

Exercice 1 : algorithme de remplacement dans une mémoire (2 pts)

Deux algorithmes A1 et A2 sont utilisés pour implémenter un mécanisme de pagination sur une machine. Au cours de son exécution, un programme accède successivement aux pages suivantes : 1, 5, 2, 4, 1, 4, 5, 5, 3, 1. Le système d'exploitation alloue à ce programme un espace de trois pages.

Compléter le remplissage des pages avec un algorithme FIFO :

Compléter le remplissage des pages avec un algorithme LRU:

- indiquer les références mémoires qui provoqueront des défauts de page dans chacun des deux algorithmes.

Ses défauts de pages sont signalés par de g'sen les schémas

## Exercice 2: pagination de la mémoire (5 pts)



Pour la mémoire paginée suivante, chaque adresse virtuelle comporte un numéro de page (3bits) et un déplacement dans la page sur (12 bits). La mémoire principale contient 65536 mots et on dispose de la table des pages suivante :



- Quelle est la taille des pages ? 2 = 4 x
- Quelle est le nombre de pages virtuelles ? 23 = 8
- Quelle est le nombre de pages physiques ?  $\frac{64}{4}$  = 16
- Quelles sont les limites d'adresses des pages virtuelles 3, 5 et 7 ?





- Donner la liste des adresses qui provoqueront un défaut de page ?

Page 4 Page 7

 Donner les adresses physiques correspondantes aux adresses virtuelles suivantes (les adresses sont donnés sous forme de numéro de page virtuelle : déplacement dans la page) :

(6:40) : 6 x 4036 + 40 = 24576+ 40 = 24616

(3:356) : 0 x 40 26 +356 = 356

(2:1234) :3 x4096+1234=12288+1234=1.3522

(0:4095) : 15 x 4036+4035 = 32767

Partie 5 : liaison série (2 pts)

 Quel est le débit en caractères (7 bits de données + le bit de parité) d'une ligne de 9600 bits/seconde dans les modes de transmission synchrone et asynchrone avec un bit de START et un bit de STOP ?

Syndrone = 9600:1200 cls Asynchrore: 3600 = 360 c/3

 Quelle est l'allure du signal émit dans le cas de la transmission du caractère « C » (code ascii 43) en mode asynchrone caractères (8 bits de données + le bit de parité) avec un contrôle de parité paire ?

Erarhad Erer bes

Short O 1 0 0 0 0 1 1 Shop Barré